图书介绍

Xilinx系列FPGA芯片IP核详解PDF|Epub|txt|kindle电子书版本网盘下载

Xilinx系列FPGA芯片IP核详解
  • 刘东华编著 著
  • 出版社: 北京:电子工业出版社
  • ISBN:9787121214837
  • 出版时间:2013
  • 标注页数:536页
  • 文件大小:119MB
  • 文件页数:546页
  • 主题词:可编程序逻辑器件

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快]温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页直链下载[便捷但速度慢]  [在线试读本书]   [在线获取解压码]

下载说明

Xilinx系列FPGA芯片IP核详解PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

第1章 Xilinx IP核的生成和使用1

1.1 概述1

1.2 IP核生成工具2

1.2.1 概述2

1.2.2 IP核生成工具接口2

1.2.3 IP核生成工具的使用5

1.2.4 定制和编辑IP核10

1.3 基于ISE工程导航工具的IP核操作14

1.3.1 创建工程15

1.3.2 定制IP核16

1.3.3 添加IP核17

1.3.4 例化IP核18

1.3.5 编辑IP核18

1.3.6 仿真IP核18

1.4 其他IP核操作19

1.4.1 构造向导19

1.4.2 网表IP20

1.4.3 微处理器和外设IP21

1.4.4 系统生成工具23

第2章 基本IP核24

2.1 乘-加器24

2.1.1 累加器24

2.1.2 乘累加器25

2.1.3 乘加器27

2.2 二进制计数器31

2.3 基于RAM的移位寄存器34

2.4 DSP48宏36

第3章 存储器IP核43

3.1 块存储器43

3.2 分布式存储器66

3.3 FIFO生成器74

第4章 数学运算IP核82

4.1 加/减法器82

4.2 乘法器85

4.2.1 实数乘法器85

4.2.2 复数乘法器86

4.3 除法器90

4.4 CORDIC96

4.5 浮点数操作器111

第5章 数字信号处理IP核120

5.1 DDS编译器120

5.2 FIR编译器127

5.3 CIC编译器157

5.4 DFT165

5.5 FFT171

5.6 DUC/DDC编译器189

第6章 纠错码IP核201

6.1 RS码编/译码器201

6.1.1 RS码编码器201

6.1.2 RS码译码器208

6.2 卷积码编/译码器219

6.2.1 卷积码编码器219

6.2.2 Viterbi译码器223

6.3 3GPPTurbo码编/译码器234

6.3.1 3GPP Turbo码编码器235

6.3.2 3GPP Turbo码译码器241

6.4 3GPP2Turbo码编/译码器245

6.4.1 3GPP2 Turbo码编码器246

6.4.2 3GPP2Turbo码译码器250

6.5 IEEE 802.16 CTC编译码器256

6.5.1 IEEE 802.16 CTC编码器256

6.5.2 IEEE 802.16e CTC译码器262

6.6 交织器/解交织器269

6.7 IEEE P802.1 6 LDPC编码器283

6.8 DVB-S2 FEC编码器289

第7章 网络应用IP核297

7.1 以太网MAC297

7.1.1 10 Gbps以太网MAC297

7.1.2 TEMAC305

7.2 PCS/PMA313

7.2.1 10 Gbps以太网PCS/PMA313

7.2.2 以太网1000BASE-X PCS/PMA或SGMII316

7.3 以太网连接单元324

7.3.1 XAUI324

7.3.2 RXAUI329

7.4 嵌入式三模式以太网MAC封装包334

7.4.1 Virtex-4嵌入式三模式以太网MAC封装包334

7.4.2 Virtex-5嵌入式三模式以太网MAC封装包337

7.4.3 Virtex-6嵌入式三模式以太网MAC封装包337

7.5 以太网统计339

7.6 以太网AVB端点343

第8章 FPGA属性和设计IP核359

8.1 时钟向导359

8.2 GTX收发器364

8.2.1 Virtex-6 FPGA GTX收发器向导364

8.2.2 Virtex-5 FPGA RocketIO GTX收发器向导404

8.3 SelectIO接口向导431

8.4 系统监视器435

第9章 标准总线IP核439

9.1 串行RapidIO439

9.2 CAN449

9.3 用于PCI接口的Initiator/Target461

9.4 PCIExpress核470

9.4.1 用于Virtex-5和Virtex-4的PCI Express端点470

9.4.2 用于Virtex-5的PCI Express端点块增强(EBP)479

9.4.3 用于Spartan-3/3A/3E的PCI Express端点PIPE481

9.4.4 用于Spartan-6的PCI Express集成块485

9.4.5 用于Virtex-6的PCI Express集成块488

9.5 显示端口494

第10章 调试验证IP核510

10.1 ChipScope Pro510

10.2 逻辑调试内核511

10.2.1 集成控制器(ICON)511

10.2.2 集成逻辑分析(ILA)514

10.2.3 虚拟I/O(VIO)520

10.2.4 Agilent跟踪(ATC2)522

10.3 误比特率测试(IBERT)525

10.4 集成总线分析核(IBA)527

10.4.1 PLB IBA527

10.4.2 OPB IBA531

参考文献534

热门推荐