图书介绍

逻辑设计基础 第3版PDF|Epub|txt|kindle电子书版本网盘下载

逻辑设计基础 第3版
  • (美)马科维奇著 著
  • 出版社: 北京:清华大学出版社
  • ISBN:9787302216025
  • 出版时间:2010
  • 标注页数:470页
  • 文件大小:68MB
  • 文件页数:485页
  • 主题词:电子计算机-逻辑设计-教材

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快]温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页直链下载[便捷但速度慢]  [在线试读本书]   [在线获取解压码]

下载说明

逻辑设计基础 第3版PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

第1章 导论1

1.1逻辑设计1

1.2数制的简单回顾3

1.2.1十六进制数6

1.2.2二进制加法7

1.2.3有符号数9

1.2.4二进制减法12

1.2.5二-十进制码(BCD)13

1.2.6其他编码15

1.3解题实例16

1.4习题23

1.5第1章测验题(30分钟)25

第2章 组合系统26

2.1组合系统的设计过程26

2.1.1无关条件28

2.1.2列真值表29

2.2开关代数32

2.2.1开关代数的定义33

2.2.2开关代数的基本性质35

2.2.3代数函数的处理37

2.3用与门、或门和非门实现逻辑函数41

2.4反函数45

2.5从真值表到代数表达式47

2.6与非门、或非门和异或门51

2.7代数表达式的化简56

2.8代数函数的处理及其与非门实现61

2.9更一般的布尔代数67

2.10解题实例69

2.11习题86

2.12第2章测验题(100分钟或分成两次,每次50分钟)92

第3章 卡诺图95

3.1卡诺图简介95

3.2用卡诺图求解最简与或表达式102

3.3无关项113

3.4或与式117

3.5五变量和六变量的卡诺图119

3.6多输出问题125

3.7解题实例134

3.8习题156

3.9第3章测验题(100分钟,或两次50分钟的测验)160

第4章 函数的最简化算法164

4.1单输出问题的奎恩-麦克路斯基方法164

4.2单输出问题的迭代合意167

4.3单输出问题的质蕴含项表171

4.4多输出问题的奎恩-麦克路斯基方法179

4.5多输出问题的迭代合意181

4.6多输出问题的质蕴含项表184

4.7解题实例188

4.8习题206

4.9第4章测验题(50分钟)207

第5章 组合系统的设计208

5.1链形系统208

5.1.1组合逻辑电路中的延时209

5.1.2加法器210

5.1.3减法器和加法器/减法器213

5.1.4比较器213

5.2二进制译码器214

5.3编码器和优先权编码器221

5.4数据选择器和数据分配器222

5.5三态门225

5.6门阵列——ROM,PLA和PAL226

5.6.1用只读存储器进行设计228

5.6.2用可编程逻辑阵列进行设计229

5.6.3用可编程阵列逻辑进行设计231

5.7组合系统的测试和仿真234

5.7.1Verilog语言简介234

5.8较大规模电路的例子236

5.8.1一位十进制加法器236

5.8.2七段显示驱动器237

5.8.3一个差错编码系统243

5.9解题实例245

5.10习题274

5.11第5章测验题(60分钟)283

第6章 时序系统的分析285

6.1状态表和状态图286

6.2闩锁288

6.3触发器289

6.4时序系统的分析296

6.5解题实例304

6.6习题313

6.7第6章测验题(50分钟)319

第7章 时序系统的设计321

7.1触发器的设计方法325

7.2同步计数器的设计339

7.3异步计数器的设计347

7.4生成状态表和状态图350

7.5解题实例362

7.6习题376

7.7第7章测验题(75分钟)382

第8章 求解更大规模的时序问题384

8.1移位寄存器384

8.2计数器388

8.3可编程逻辑器件(PLD)393

8.4用ASM图进行设计397

8.5单次编码400

8.6时序系统的Verilog语言400

8.7一个很简单的计算机的设计401

8.8其他更复杂的例子404

8.9解题实例409

8.10习题416

8.11第8章测验题(50分钟)419

附录A把逻辑代数与卡诺图联系起来421

附录B部分习题答案425

B.1第1章答案425

B.2第2章答案426

B.3第3章答案430

B.4第4章答案433

B.5第5章答案434

B.6第6章答案438

B.7第7章答案439

B.8第8章答案441

B.9第9章答案444

附录C每章测验题答案447

C.1第1章447

C.2第2章447

C.3第3章450

C.4第4章450

C.5第5章451

C.6第6章453

C.7第7章454

C.8第8章455

C.9第9章456

附录D完整例题458

D.1组合逻辑的例题458

D.2时序例题464

热门推荐