图书介绍
PET成像前端集成电路设计PDF|Epub|txt|kindle电子书版本网盘下载
![PET成像前端集成电路设计](https://www.shukui.net/cover/60/34593837.jpg)
- 高武,高德远,胡永才著 著
- 出版社: 北京:电子工业出版社
- ISBN:9787121311253
- 出版时间:2017
- 标注页数:184页
- 文件大小:24MB
- 文件页数:196页
- 主题词:成象系统-集成电路-电路设计
PDF下载
下载说明
PET成像前端集成电路设计PDF格式电子书版下载
下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!
(文件页数 要大于 标注页数,上中下等多册电子书除外)
注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具
图书目录
第1章 绪论1
1.1 PET成像技术简介1
1.2 前端电子学3
1.3 本书的主要内容及安排5
参考文献6
第2章 PET成像前端电子学概述10
2.1 PET探测器前端微电子学10
2.1.1 光电转换10
2.1.2 信号采集12
2.1.3 脉冲高度分析14
2.1.4 时间鉴别16
2.1.5 峰值探测采样和保持16
2.1.6 模拟数字转换16
2.1.7 时间数字转换17
2.2 PET前端读出电路芯片的研究进展18
2.2.1 国外研究进展18
2.2.2 国内研究进展20
2.3 PET前端读出芯片发展动态分析20
2.4 本章小结21
参考文献22
第3章 低噪声模拟前端集成电路设计26
3.1 CZT探测器前端读出ASIC研究进展26
3.2 设计需求27
3.3 电路描述29
3.3.1 电荷灵敏放大器30
3.3.2 放大器内核的结构33
3.3.3 反馈电阻35
3.3.4 漏电流补偿36
3.3.5 脉冲成形器37
3.3.6 峰值保持电路39
3.3.7 时间鉴别电路40
3.4 噪声优化42
3.5 实验结果及讨论45
3.5.1 输出波形46
3.5.2 增益和线性度46
3.5.3 通道一致性47
3.5.4 噪声性能47
3.5.5 时间移步49
3.5.6 能谱分析49
3.6 本章小结51
参考文献52
第4章 电流模式模拟前端集成电路设计56
4.1 设计指标和结构56
4.1.1 设计指标56
4.1.2 电路结构57
4.2 电路描述58
4.2.1 前置放大器和增益调节电路58
4.2.2 CR-RC成形器60
4.2.3 时间标记电路61
4.2.4 模拟存储器66
4.3 实验结果和讨论67
4.3.1 线性度测试68
4.3.2 触发信号的“时间移步”测试70
4.3.3 触发效率测试70
4.3.4 通道间的串扰测试71
4.3.5 噪声和功耗测量71
4.3.6 总体性能比较72
4.4 本章小结72
参考文献73
第5章 时间/数字转换器技术综述74
5.1 TDC的概念74
5.2 主要指标75
5.2.1 分辨率75
5.2.2 动态范围75
5.2.3 线性76
5.2.4 转换速度76
5.2.5 功耗76
5.3 TDC技术76
5.3.1 模拟TDC76
5.3.2 数字TDC78
5.3.3 基于延迟锁相环(DDL)的TDC81
5.3.4 亚皮秒的TDC87
5.4 TDC结构的比较91
5.5 面向PET成像应用的TDC93
5.6 本章小结94
参考文献94
第6章 低抖动多相位延迟锁相环设计97
6.1 延迟锁相环技术概述97
6.1.1 结构和工作原理97
6.1.2 行为模型102
6.1.3 抖动模型102
6.1.4 电路技术104
6.2 多相位电荷泵延迟锁相环设计109
6.2.1 结构设计109
6.2.2 电路描述110
6.2.3 原型和实验结果115
6.3 电荷泵延迟锁相环优化设计117
6.3.1 电压控制延迟链优化117
6.3.2 动态鉴相器119
6.3.3 电荷泵电路优化121
6.3.4 环滤波器电路优化123
6.3.5 实验结果123
6.4 本章小结124
参考文献124
第7章 多通道大动态范围TDC设计126
7.1 设计考虑126
7.2 一款625ps多通道粗细两级TDC的设计130
7.2.1 提出的结构130
7.2.2 电路描述132
7.2.3 实验结果与讨论137
7.3 一款基于延迟锁相环阵列的多通道TDC的设计139
7.3.1 采用延迟锁相环阵列的时间内插技术139
7.3.2 采用延迟锁相环阵列的TDC的实现143
7.3.3 实验结果及讨论146
7.4 本章小结150
参考文献150
第8章 多通道低功耗ADC的设计152
8.1 基于时间的ADC技术综述154
8.2 用于PET成像的基于时间的ADC设计158
8.2.1 斜坡生成器电路159
8.2.2 比较器电路161
8.2.3 数字延迟锁相环电路164
8.2.4 格雷码计数器电路168
8.2.5 采样和读出电路168
8.2.6 时序控制器169
8.3 误差分析170
8.3.1 由斜坡生成器导致的误差170
8.3.2 由比较器导致的误差171
8.3.3 由计数器和延迟锁相环导致的误差172
8.3.4 DNL模型172
8.4 实验结果172
8.5 本章小结175
参考文献175
第9章 下一代PET成像前端集成电路展望178
9.1 全数字输出的单片多通道前端读出芯片178
9.2 采用数字后处理算法的前端读出芯片180
9.3 基于多阈值采样方法的前端读出芯片181
参考文献182
致谢183