图书介绍

电子设计自动化技术 第2版PDF|Epub|txt|kindle电子书版本网盘下载

电子设计自动化技术 第2版
  • 李平,李辉,杜涛,谢小东编著;王忆文主审 著
  • 出版社: 成都:电子科技大学出版社
  • ISBN:9787564723415
  • 出版时间:2014
  • 标注页数:287页
  • 文件大小:19MB
  • 文件页数:299页
  • 主题词:电子电路-电路设计-计算机辅助设计-高等学校-教材

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快]温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页直链下载[便捷但速度慢]  [在线试读本书]   [在线获取解压码]

下载说明

电子设计自动化技术 第2版PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

第1章 电子设计自动化(EDA)与硬件描述语言(HDL)1

1.1 TOP-DOWN设计方法1

1.1.1 TOP-DOWN设计的主要阶段1

1.1.2 TOP-DOWN设计方法的特点2

1.1.3 TOP-DOWN设计方法的优势4

1.1.4 FPGA/CPLD与ASIC两种物理实现4

1.2 硬件描述语言(HDL)6

1.2.1 VHDL的特点6

1.2.2 HDL的应用及IP核7

习题8

第2章 VHDL程序的结构及其描述方式9

2.1 VHDL程序的结构9

2.1.1 实体(ENTITY)10

2.1.2 构造体(ARCHITECTURE)12

2.1.3 VHDL程序的基本构成格式14

2.2 VHDL描述方式16

2.2.1 行为级(Behavior Level)描述16

2.2.2 寄存器传输级(RTL)描述19

2.2.3 结构级(Structural Level)描述21

习题22

第3章 VHDL语言规则23

3.1 标识符23

3.2 数据对象23

3.2.1 信号23

3.2.2 变量27

3.2.3 常量申明28

3.3 数据类型29

3.3.1 标准数据类型29

3.3.2 用户自定义数据类型31

3.3.3 用户自定义子类型34

3.3.4 数据类型转换35

3.4 操作符36

习题40

第4章 VHDL的主要描述语句41

4.1 概述41

4.2 并行信号赋值语句42

4.3 进程(PROCESS)44

4.3.1 显式进程44

4.3.2 隐式进程48

4.3.3 进程的执行49

4.4 顺序描述语句54

4.4.1 语句54

4.4.2 CASE语句56

4.4.3 LOOP循环语句58

4.5 子程序(SUB-PROGRAM)63

4.5.1 函数(FUNCTION)64

4.5.2 过程(PROCEDURE)65

4.6 块(BLOCK)67

4.7 断言语句(ASSERT)68

4.8 元件语句(COMPONENT)69

4.8.1 元件申明70

4.8.2 元件调用70

4.8.3 元件配置72

4.9 生成语句(GENERATE)75

4.9.1 FOR-GENERATE语句75

4.9.2 IF-GENERATE语句76

习题78

第5章 VHDL的设计共享79

5.1 程序包(PACKAGE)79

5.2 库(LIBRARY)80

5.3 配置(CONFIGURATION)83

5.3.1 实体与构造体的连接配置83

5.3.2 层与层的连接配置86

习题89

第6章 VHDL设计录入与仿真调试方法92

6.1 EDA仿真工具简介92

6.2 创建新的设计(Create new workspace)93

6.3 设计录入95

6.3.1 HDE(HDL编辑器)录入方法96

6.3.2 BDE(框图编辑器)录入方法101

6.3.3 FSM(状态图编辑器)录入方法108

6.4 仿真116

6.4.1 图形化界面手动加激励仿真116

6.4.2 编写宏文件(*.do)加激励仿真121

6.4.3 编写测试平台(Test Bench)加激励仿真124

习题130

第7章 组合逻辑电路设计131

7.1 组合逻辑电路131

7.2 基本门电路131

7.2.1 二输入与门131

7.2.2 二输入或门133

7.2.3 二输入与非门134

7.2.4 二输入或非门135

7.2.5 非门136

7.2.6 二输入异或门138

7.2.7 多输入门电路139

7.3 编/译码器141

7.3.1 3-8译码器141

7.3.2 优先级编码器143

7.4 多路选择器145

7.5 比较器146

7.6 减法器147

7.7 乘法器148

7.8 交通信号灯监测电路150

7.9 存储器151

7.9.1 存储器的初始化152

7.9.2 ROM的描述152

7.9.3 RAM的描述154

习题156

第8章 时序逻辑电路设计157

8.1 时序逻辑电路157

8.2 时序逻辑设计基础157

8.2.1 时钟信号描述157

8.2.2 同步复位和异步复位161

8.3 触发器162

8.3.1 D触发器162

8.3.2 T触发器166

8.3.3 RS触发器168

8.4 寄存器170

8.4.1 锁存寄存器170

8.4.2 移位寄存器170

8.5 计数器173

8.5.1 同步计数器173

8.5.2 同步可逆计数器174

8.5.3 异步计数器175

8.6 分频器176

习题178

第9章 逻辑系统的状态机设计179

9.1 有限状态机概述179

9.2 有限状态机的描述方式180

9.3 状态机的状态编码182

9.4 状态机设计实例184

9.4.1 Moore型状态机设计184

9.4.2 Mealy型状态机设计187

习题188

第10章 VHDL的FPGA实现190

10.1 概述190

10.2 VHDL的FPGA逻辑综合191

10.3 FPGA设计实现196

10.4 编程下载FPGA197

习题203

第11章 VHDL的ASIC实现204

11.1 概述204

11.2 VHDL的ASIC逻辑综合206

11.3 ASIC自动布局布线216

习题237

第12章 快速掌握Verilog HDL238

12.1 Verilog HDL简介238

12.2 Verilog HDL语言规则238

12.2.1 标识符238

12.2.2 关键字239

12.2.3 注释239

12.2.4 主要数据类型239

12.2.5 Verilog HDL运算符240

12.3 Verilog HDL程序的基本结构241

12.4 结构描述242

12.5 数据流描述244

12.6 行为描述245

12.7 编写仿真激励246

习题247

第13章 高层次综合(HLS)249

13.1 高层次综合的概述249

13.2 高层次综合实践250

习题256

附录A VHDL与Verilog HDL的主要描述语句257

附录B 《电子设计自动化技术》课程测试题260

附录C 历年试题265

附录D 全国EDA大赛试题集锦274

附录E VHDL与Verilog HDL的保留字281

附录F EDA工具软件一览表283

附录G 部分FPGA厂家名录286

参考文献287

热门推荐