图书介绍

Vivado入门与FPGA设计实例PDF|Epub|txt|kindle电子书版本网盘下载

Vivado入门与FPGA设计实例
  • 廉玉欣,侯博雅,王猛等编著 著
  • 出版社: 北京:电子工业出版社
  • ISBN:9787121347689
  • 出版时间:2018
  • 标注页数:282页
  • 文件大小:31MB
  • 文件页数:289页
  • 主题词:可编程序逻辑器件-系统设计

PDF下载


点此进入-本书在线PDF格式电子书下载【推荐-云解压-方便快捷】直接下载PDF格式图书。移动端-PC端通用
种子下载[BT下载速度快]温馨提示:(请使用BT下载软件FDM进行下载)软件下载地址页直链下载[便捷但速度慢]  [在线试读本书]   [在线获取解压码]

下载说明

Vivado入门与FPGA设计实例PDF格式电子书版下载

下载的文件为RAR压缩包。需要使用解压软件进行解压得到PDF格式图书。

建议使用BT下载工具Free Download Manager进行下载,简称FDM(免费,没有广告,支持多平台)。本站资源全部打包为BT种子。所以需要使用专业的BT下载软件进行下载。如BitComet qBittorrent uTorrent等BT下载工具。迅雷目前由于本站不是热门资源。不推荐使用!后期资源热门了。安装了迅雷也可以迅雷进行下载!

(文件页数 要大于 标注页数,上中下等多册电子书除外)

注意:本站所有压缩包均有解压码: 点击下载压缩包解压工具

图书目录

第1章 硬件平台介绍1

1.1 Xilinx FPGA器件1

1.1.1 Xilinx公司简介1

1.1.2 Xilinx的FPGA器件系列1

1.2 EGO1实验板卡4

1.2.1 概述4

1.2.2 使用注意事项4

1.2.3 用户手册5

1.3 EGO1实验板卡测试流程19

1.4 EGO 1实验板卡的引脚约束20

第2章 Vivado软件平台介绍25

2.1 Vivado设计套件25

2.1.1 Vivado设计套件安装流程25

2.1.2 IP核封装器、IP核集成器和可扩展IP核目录29

2.1.3 标准化XDC文件30

2.1.4 Tcl31

2.1.5 Vivado设计套件的启动方法31

2.1.6 Vivado设计套件的界面31

2.2 FPGA设计流程36

2.2.1 Vivado设计套件的设计流程36

2.2.2 设计综合流程39

2.2.3 设计实现流程41

2.3 硬件描述语言43

2.3.1 VHDL简介44

2.3.2 Verilog HDL简介47

第3章 FPGA设计实例53

3.1 74系列IP核封装设计实例53

3.1.1 IP核分类53

3.1.2 IP核封装实验流程54

3.2 基于原理图的设计实例——全加器66

3.2.1 全加器实验原理66

3.2.2 实验步骤67

3.3 基于Verilog HDL的设计实例——流水灯79

3.3.1 设计要求79

3.3.2 实验步骤79

第4章 组合逻辑电路设计实例89

4.1 逻辑门电路89

4.1.1 基本及常用的逻辑门89

4.1.2 与非门的简单应用94

4.2 多路选择器96

4.2.1 2选1多路选择器96

4.2.2 4选1多路选择器97

4.2.3 4位2选1多路选择器100

4.2.4 74LS253的IP核设计及应用102

4.2.5 74LS151的IP核设计104

4.3 数值比较器105

4.3.1 4位数值比较器106

4.3.2 74LS85的IP核设计及应用108

4.3.3 利用74LS151设计2位数值比较器111

4.4 译码器112

4.4.1 3-8线译码器112

4.4.2 74LS138的IP核设计及应用114

4.4.3 显示译码器116

4.5 编码器121

4.5.1 二进制普通编码器121

4.5.2 二进制优先编码器122

4.5.3 74LS148的IP核设计124

4.6 编码转换器126

4.6.1 二进制-BCD码转换器126

4.6.2 格雷码转换器129

4.7 加法器130

4.7.1 半加器131

4.7.2 全加器131

4.7.3 4位全加器132

4.8 减法器135

4.8.1 半减器135

4.8.2 全减器135

4.9 乘法器138

4.10 除法器141

第5章 时序逻辑电路设计实例144

5.1 锁存器和触发器144

5.1.1 锁存器144

5.1.2 触发器145

5.1.3 74LS74的IP核设计及应用150

5.2 寄存器152

5.2.1 基本寄存器152

5.2.2 移位寄存器155

5.2.3 74LS 194的IP核设计及应用161

5.3 计数器163

5.3.1 二进制计数器163

5.3.2 N进制计数器166

5.3.3 任意形式波形的实现171

5.3.4 74LS161的IP核设计及应用173

5.4 脉冲宽度调制177

5.5 时序逻辑电路综合设计179

第6章 数字逻辑电路设计及接口实例186

6.1 有限状态机186

6.1.1 Moore状态机和Mealy状态机186

6.1.2 有限状态机设计实例186

6.2 求最大公约数197

6.2.1 GCD算法198

6.2.2 改进的GCD算法205

6.3 求整数平方根208

6.3.1 整数平方根算法209

6.3.2 改进的整数平方根算法216

6.4 存储器219

6.4.1 只读存储器219

6.4.2 分布式存储器222

6.5 VGA控制器225

6.5.1 VGA的时序226

6.5.2 VGA控制器实例227

6.6 键盘和鼠标接口246

6.6.1 键盘248

6.6.2 鼠标251

第7章 数字逻辑综合实验259

7.1 数字钟259

7.2 数字频率计268

7.3 7段数码管滚动显示电话号码272

7.4 电梯控制器276

参考文献282

热门推荐